Repositorio Institucional
Repositorio Institucional
CONICET Digital
  • Inicio
  • EXPLORAR
    • AUTORES
    • DISCIPLINAS
    • COMUNIDADES
  • Estadísticas
  • Novedades
    • Noticias
    • Boletines
  • Ayuda
    • General
    • Datos de investigación
  • Acerca de
    • CONICET Digital
    • Equipo
    • Red Federal
  • Contacto
JavaScript is disabled for your browser. Some features of this site may not work without it.
  • INFORMACIÓN GENERAL
  • RESUMEN
  • ESTADISTICAS
 
Evento

Capacity misses based dynamic shared cache partitioning for multi-core processors

Hamkalo, Jose Luis; Carballal, Claudio Alberto; Cernuschi Frias, BrunoIcon
Tipo del evento: Conferencia
Nombre del evento: International Conference Parallel and Distributed Computing and Systems
Fecha del evento: 12/11/2012
Institución Organizadora: International Association of Science and Technology for Development;
Título del Libro: Proceedings of the IASTED International Conference Parallel and Distributed Computing and Systems
Editorial: Acta Press
ISBN: 978-0-88986-951-6
Idioma: Inglés
Clasificación temática:
Hardware y Arquitectura de Computadoras

Resumen

A dynamic shared cache partitioning scheme for multi-coreprocessors is presented. Capacity misses produced by therunning processes are continuously evaluated and used toassign the available space in a shared cache memory. Theadministration of the resources gets a reduction of up a 20%in the global miss rate of all the executed processes whencompared to a Capitalist management policy. Also IPC andbandwidth were evaluated. The dynamic management proposedfulfills its objective of managing the shared cachespace for every process while improving the performance.
Palabras clave: Shared Cache , Multi-Core Processor , Dynamic Cache Administration
Ver el registro completo
 
Archivos asociados
Tamaño: 486.2Kb
Formato: PDF
.
Solicitar
Licencia
info:eu-repo/semantics/restrictedAccess Excepto donde se diga explícitamente, este item se publica bajo la siguiente descripción: Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Unported (CC BY-NC-SA 2.5)
Identificadores
URI: http://hdl.handle.net/11336/174698
DOI: http://dx.doi.org/10.2316/P.2012.789-024
URL: https://www.actapress.com/PaperInfo.aspx?paperId=454778
Colecciones
Eventos(IAM)
Eventos de INST.ARG.DE MATEMATICAS "ALBERTO CALDERON"
Citación
Capacity misses based dynamic shared cache partitioning for multi-core processors; International Conference Parallel and Distributed Computing and Systems; Las Vegas; Estados Unidos; 2012; 170-176
Compartir
Altmétricas
 

Enviar por e-mail
Separar cada destinatario (hasta 5) con punto y coma.
  • Facebook
  • X Conicet Digital
  • Instagram
  • YouTube
  • Sound Cloud
  • LinkedIn

Los contenidos del CONICET están licenciados bajo Creative Commons Reconocimiento 2.5 Argentina License

https://www.conicet.gov.ar/ - CONICET

Inicio

Explorar

  • Autores
  • Disciplinas
  • Comunidades

Estadísticas

Novedades

  • Noticias
  • Boletines

Ayuda

Acerca de

  • CONICET Digital
  • Equipo
  • Red Federal

Contacto

Godoy Cruz 2290 (C1425FQB) CABA – República Argentina – Tel: +5411 4899-5400 repositorio@conicet.gov.ar
TÉRMINOS Y CONDICIONES