Mostrar el registro sencillo del ítem
dc.contributor.author
de Micco, Luciana
dc.contributor.author
Acosta, M.
dc.contributor.author
Antonelli, M.
dc.date.available
2021-06-03T17:38:58Z
dc.date.issued
2020-03
dc.identifier.citation
de Micco, Luciana; Acosta, M.; Antonelli, M.; Hybrid sorting algorithm implemented by High Level Synthesis; Institute of Electrical and Electronics Engineers; IEEE Latin America Transactions; 18; 2; 3-2020; 430-437
dc.identifier.issn
1548-0992
dc.identifier.uri
http://hdl.handle.net/11336/133142
dc.description.abstract
This paper proposes a hybrid data ordering algorithm which executes serial and parallel instructions. The implementation of the system is presented in the Zedboard development board of Xilinx that includes a SoC (System on Chip). The design was done in high level language HLS (High Level Synthesis). It receives a vector of N elements and delivers the set of indexes of the L major elements ordered. The complexity of the algorithm is analyzed in a generic way. The required times and resources are evaluated and compared with well known sorting algorithms.
dc.format
application/pdf
dc.language.iso
spa
dc.publisher
Institute of Electrical and Electronics Engineers
dc.rights
info:eu-repo/semantics/restrictedAccess
dc.rights.uri
https://creativecommons.org/licenses/by-nc-sa/2.5/ar/
dc.subject
SORT ALGORITHM
dc.subject
FPGA IMPLEMENTATION
dc.subject
ZEDBOARD
dc.subject
COMPRESSED SENSING
dc.subject.classification
Ingeniería Eléctrica y Electrónica
dc.subject.classification
Ingeniería Eléctrica, Ingeniería Electrónica e Ingeniería de la Información
dc.subject.classification
INGENIERÍAS Y TECNOLOGÍAS
dc.title
Hybrid sorting algorithm implemented by High Level Synthesis
dc.type
info:eu-repo/semantics/article
dc.type
info:ar-repo/semantics/artículo
dc.type
info:eu-repo/semantics/publishedVersion
dc.date.updated
2021-04-23T19:21:28Z
dc.journal.volume
18
dc.journal.number
2
dc.journal.pagination
430-437
dc.journal.pais
Estados Unidos
dc.journal.ciudad
New York
dc.description.fil
Fil: de Micco, Luciana. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Mar del Plata. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica. Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica; Argentina
dc.description.fil
Fil: Acosta, M.. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Mar del Plata. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica. Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica; Argentina
dc.description.fil
Fil: Antonelli, M.. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Mar del Plata. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica. Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Instituto de Investigaciones Científicas y Tecnológicas en Electrónica; Argentina
dc.journal.title
IEEE Latin America Transactions
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/url/https://ieeexplore.ieee.org/abstract/document/9085300
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/doi/http://dx.doi.org/10.1109/TLA.2020.9085300
Archivos asociados