Mostrar el registro sencillo del ítem
dc.contributor.author
Morales, Martín
dc.contributor.author
Kunysz, Eduardo Jose
dc.contributor.author
Osio, Jorge Rafael
dc.contributor.author
Rapallini, Jose Antonio
dc.date.available
2021-05-07T03:09:49Z
dc.date.issued
2018-10-17
dc.identifier.citation
Morales, Martín; Kunysz, Eduardo Jose; Osio, Jorge Rafael; Rapallini, Jose Antonio; Análisis de eficiencia en sistemas de cómputo de alta performance reconfigurables; Universidad Tecnológica Nacional; Tecnología y Ciencia; 16; 33; 17-10-2018; 23-28
dc.identifier.issn
1666-6933
dc.identifier.uri
http://hdl.handle.net/11336/131583
dc.description.abstract
El objetivo de este trabajo, es presentar la arquitectura y características de un sistema para el estudio de las nuevas técnicas de procesamiento paralelo en el desarrollo de sistemas de cómputo de aplicaciones específicas de altas prestaciones. Como opción en la optimización de rendimiento y reducción en los consumos energéticos se propone una alternativa que representa un nuevo paradigma en el desarrollo de supercomputadoras. Dicha alternativa, viene de la mano de tecnologías de arreglos de compuertas lógicas formando parte del cómputo de alta performance reconfigurable (HPCR).
dc.description.abstract
The purpouse of this project is to introduce the architectures and characteristics for new technics of high performance computing paralleling process. As an option of optimization, performance and high energy efficient is propose a new paradigm in supercomputers design. This alternative has came with logic array technology as a part of high performance reconfigurable computer (HPRC).
dc.format
application/pdf
dc.language.iso
spa
dc.publisher
Universidad Tecnológica Nacional
dc.rights
info:eu-repo/semantics/openAccess
dc.rights.uri
https://creativecommons.org/licenses/by-nc/2.5/ar/
dc.subject
HPRC
dc.subject
FPGA
dc.subject
Computación Paralela
dc.subject.classification
Otras Ciencias de la Computación e Información
dc.subject.classification
Ciencias de la Computación e Información
dc.subject.classification
CIENCIAS NATURALES Y EXACTAS
dc.title
Análisis de eficiencia en sistemas de cómputo de alta performance reconfigurables
dc.type
info:eu-repo/semantics/article
dc.type
info:ar-repo/semantics/artículo
dc.type
info:eu-repo/semantics/publishedVersion
dc.date.updated
2021-04-28T20:10:34Z
dc.identifier.eissn
1666-6917
dc.journal.volume
16
dc.journal.number
33
dc.journal.pagination
23-28
dc.journal.pais
Argentina
dc.journal.ciudad
Ciudad Autónoma de Buenos Aires
dc.description.fil
Fil: Morales, Martín. Universidad Nacional de la Plata. Facultad de Ingenieria. Centro de Tecnicas Analogico Digitales. - Comision de Investigaciones Cientificas de la Provincia de Buenos Aires. Centro de Tecnicas Analogico Digitales.; Argentina. Universidad Nacional Arturo Jauretche; Argentina
dc.description.fil
Fil: Kunysz, Eduardo Jose. Universidad Nacional de La Plata; Argentina. Universidad Nacional Arturo Jauretche; Argentina
dc.description.fil
Fil: Osio, Jorge Rafael. Universidad Nacional de la Plata. Facultad de Ingenieria. Centro de Tecnicas Analogico Digitales. - Comision de Investigaciones Cientificas de la Provincia de Buenos Aires. Centro de Tecnicas Analogico Digitales.; Argentina. Universidad Nacional Arturo Jauretche; Argentina
dc.description.fil
Fil: Rapallini, Jose Antonio. Universidad Nacional de la Plata. Facultad de Ingenieria. Centro de Tecnicas Analogico Digitales. - Comision de Investigaciones Cientificas de la Provincia de Buenos Aires. Centro de Tecnicas Analogico Digitales.; Argentina. Universidad Nacional Arturo Jauretche; Argentina. Universidad Nacional de La Plata; Argentina. Consejo Nacional de Investigaciones Científicas y Técnicas; Argentina
dc.journal.title
Tecnología y Ciencia
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/doi/https://doi.org/10.33414/rtyc.33.23-28.2018
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/url/http://rtyc.utn.edu.ar/index.php/rtyc/article/view/8
Archivos asociados