Mostrar el registro sencillo del ítem
dc.contributor.author
Villemur, Martin

dc.contributor.author
Julian, Pedro Marcelo

dc.contributor.author
Figliolia, Tomas
dc.contributor.author
Andreou, Andreas

dc.date.available
2020-06-25T19:18:07Z
dc.date.issued
2019-08
dc.identifier.citation
Villemur, Martin; Julian, Pedro Marcelo; Figliolia, Tomas; Andreou, Andreas; 7 TOPS/W Cellular Neural Network Processor Core for Intelligent Internet-of-Things; Institute of Electrical and Electronics Engineers; IEEE Transactions on Circuits and Systems II: Express Briefs; 8-2019; 1-5
dc.identifier.issn
1549-7747
dc.identifier.uri
http://hdl.handle.net/11336/108257
dc.description.abstract
We discuss the architecture, implementation and testing of a simplicial Cellular Neural Network (CNN) vector processor core aimed at vision oriented intelligent Internet-of-Things (IoT) devices. The architecture comprises a linear array of 64 processing elements (PE), each connected to a 4 neighbor clique operating on 8-bit input and state data. A 3-bit simplicial parameter, allows multilevel function approximation and extends the functionality over previously reported chips. Input data vectors are stored in two 64 x 64 x 8-bit data caches. The chip is synthesized from a custom designed ultra low voltage CMOS library and fabricated in a 55nm CMOS technology. Dynamic voltage/frequency scaling allows operation at power supplies between 0.5 and 1.2 Volts allowing for a tradeoff between speed and power. The fabricated chip achieves an overall performance of 7.05 TOPS/W at 732fps, with a dynamic energy efficiency of 12.2fJ per operation (OP) at 1.2 Volts.
dc.format
application/pdf
dc.language.iso
eng
dc.publisher
Institute of Electrical and Electronics Engineers

dc.rights
info:eu-repo/semantics/restrictedAccess
dc.rights.uri
https://creativecommons.org/licenses/by-nc-sa/2.5/ar/
dc.subject
NEURAL NETWORKS
dc.subject
CNN
dc.subject
VLSI
dc.subject
CMOS
dc.subject.classification
Ingeniería Eléctrica y Electrónica

dc.subject.classification
Ingeniería Eléctrica, Ingeniería Electrónica e Ingeniería de la Información

dc.subject.classification
INGENIERÍAS Y TECNOLOGÍAS

dc.title
7 TOPS/W Cellular Neural Network Processor Core for Intelligent Internet-of-Things
dc.type
info:eu-repo/semantics/article
dc.type
info:ar-repo/semantics/artículo
dc.type
info:eu-repo/semantics/publishedVersion
dc.date.updated
2020-05-27T16:33:20Z
dc.identifier.eissn
1558-3791
dc.journal.pagination
1-5
dc.journal.pais
Estados Unidos

dc.journal.ciudad
Nueva Jersey
dc.description.fil
Fil: Villemur, Martin. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Bahía Blanca. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages". Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages"; Argentina
dc.description.fil
Fil: Julian, Pedro Marcelo. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Bahía Blanca. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages". Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages"; Argentina
dc.description.fil
Fil: Figliolia, Tomas. University Johns Hopkins; Estados Unidos
dc.description.fil
Fil: Andreou, Andreas. University Johns Hopkins; Estados Unidos
dc.journal.title
IEEE Transactions on Circuits and Systems II: Express Briefs

dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/url/https://ieeexplore.ieee.org/document/8790983/
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/doi/http://dx.doi.org/10.1109/TCSII.2019.2933723
Archivos asociados