Mostrar el registro sencillo del ítem

dc.contributor.author
Chacón-Rodríguez, A.  
dc.contributor.author
Martín-Pirchio, F. N.  
dc.contributor.author
Julian, Pedro Marcelo  
dc.contributor.author
Mandolesi, Pablo Sergio  
dc.date.available
2020-05-22T21:23:01Z  
dc.date.issued
2007-02  
dc.identifier.citation
Chacón-Rodríguez, A.; Martín-Pirchio, F. N.; Julian, Pedro Marcelo; Mandolesi, Pablo Sergio; A Verilog HDL digital architecture for delay calculation; Planta Piloto de Ingeniería Química; Latin American Applied Research; 37; 1; 2-2007; 41-45  
dc.identifier.issn
0327-0793  
dc.identifier.uri
http://hdl.handle.net/11336/105848  
dc.description.abstract
A method for the calculation of the delay between two digital signals with central frequencies in the range [20, 300] Hz is presented. The method performs a delay calculation in order to determine the bearing angle of a sound source. Computing accuracy is tested against a previous implementation of the Cross Correlation Derivative method. A Verilog RTL model of the method has been tested on a Xilinx® FPGA in order to evaluate the real performance of the method. Simulations of an ASIC design on a standard CMOS technology predict a power saving of about 25 times per delay stage over previous implementations.  
dc.format
application/pdf  
dc.language.iso
eng  
dc.publisher
Planta Piloto de Ingeniería Química  
dc.rights
info:eu-repo/semantics/openAccess  
dc.rights.uri
https://creativecommons.org/licenses/by-nc-sa/2.5/ar/  
dc.subject
VERILOG  
dc.subject
FPGA  
dc.subject
LOW POWER  
dc.subject
DIGITAL CMOS VLSI  
dc.subject.classification
Ingeniería Eléctrica y Electrónica  
dc.subject.classification
Ingeniería Eléctrica, Ingeniería Electrónica e Ingeniería de la Información  
dc.subject.classification
INGENIERÍAS Y TECNOLOGÍAS  
dc.title
A Verilog HDL digital architecture for delay calculation  
dc.type
info:eu-repo/semantics/article  
dc.type
info:ar-repo/semantics/artículo  
dc.type
info:eu-repo/semantics/publishedVersion  
dc.date.updated
2020-05-04T13:33:16Z  
dc.identifier.eissn
1851-8796  
dc.journal.volume
37  
dc.journal.number
1  
dc.journal.pagination
41-45  
dc.journal.pais
Argentina  
dc.journal.ciudad
Bahía Blanca  
dc.description.fil
Fil: Chacón-Rodríguez, A.. Universidad de Mar del Plata. Laboratorio de Componentes Electrónicos; Argentina  
dc.description.fil
Fil: Martín-Pirchio, F. N.. Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras; Argentina  
dc.description.fil
Fil: Julian, Pedro Marcelo. Consejo Nacional de Investigaciones Científicas y Técnicas. Centro Científico Tecnológico Conicet - Bahía Blanca. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages". Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras. Instituto de Investigaciones en Ingeniería Eléctrica "Alfredo Desages"; Argentina  
dc.description.fil
Fil: Mandolesi, Pablo Sergio. Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras; Argentina  
dc.journal.title
Latin American Applied Research  
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/url/http://www.laar.plapiqui.edu.ar/OJS/public/site/volumens/indexes/i37_01.htm  
dc.relation.alternativeid
info:eu-repo/semantics/altIdentifier/url/http://www.laar.plapiqui.edu.ar/OJS/public/site/volumens/indexes/artic_v3701/vol_37_1_pag41.pdf